MT46V32M16P-5B:J.

产品概述

The MT46V32M16P-5B:J是双数据速率 (DDR) SDRAM, 采用双数据速率架构来实现高速运行. 双数据速率架构本质上是2n预取架构, 其接口设计用于在I/O引脚的每个时钟周期传输两个数据字. DDR SDRAM的单个读取或写入操作有包含单2n-位宽, 单时钟周期数据传输在内部DRAM核心, 以及两个相应的n位宽半时钟周期数据传输在I/O引脚. 双向数据选通 (DQS)与数据一起在外部传输, 用于接收器处的数据捕获. DQS是DDR SDRAM在读取过程中由存储控制器发送的选通信号, 在写入过程中由存储控制器发送. DQS与读取数据边缘对齐, 并与写入数据居中对齐. x16提供两个数据选通, 一个用于低字节, 另一个用于高字节.

  • 差分时钟输入
  • 命令输入, 在每个CK正边缘
  • DLL将DQ和DQS转换与CK对齐
  • 4内部存储单元, 并行运作
  • 自动刷新 - 64ms, 8192周期
  • 加长引线TSOP, 提高可靠性 (OCPL)
  • 支持并发自动预充电选项

应用

通信与网络

产品信息


:
DDR

:
512Mbit

:
32M x 16位

:
200MHz

:
TSOP

:
66引脚

:
2.5V

:
5ns

:
0°C

:
70°C

:
MT46V Series

:
MSL 3 - 168小时

热门标签
友情链接